在电路系统中,晶振时钟信号是必不可少的一部分。如果时钟出错,系统就会发生紊乱。因此在PCB 中设计,一个好的时钟电路非常重要。我们常用的时钟电路有:无源晶振、有源晶振、分配器。有些IC 用的时钟可能是由主芯片所产生,但追根溯源,还是由上述三者之一产生的。
1、引脚尽量与芯片距离近,防止受到其它信号干扰。当然也防止它干扰别的线路,因为它是信号源。
2、尽量选择有源晶振,其抗干扰能力强些。
3、晶振下面所有层不能走线,并铺GND铜皮。
4、晶振附近也不要有太近的数字信号线。
5、其负载电容的回流地一定要短。
6、对晶振进行GND包围。部分地方开窗漏GND铜,把晶振外壳焊接到开窗漏GND铜的地方。
7、布局时先经过电容后经过晶振。
PCB 中常用的无源晶振封装有: 2 管脚的插件封装、 4 管脚的 SMD 封装。
了解更多晶振相关资讯,请点击晶诺威官网以下链接:
- 如何减少辐射对时钟信号的干扰?
- 如何降低电磁对晶振时钟信号的干扰
- 晶振频率受干扰的不良现象和解决方案
- PCB晶振布线抗干扰(EMI)设计介绍
- 为何说提供时钟信号的晶振是数字电路的心脏?
- 晶振PCB正确布线需要哪些注意事项?
- 从软件角度看晶振的作用及MCU工作流程
- EMC测试项目及电磁波对晶振的影响
- 晶振位于线路板边缘会带来哪些隐患?
- 晶振受电磁干扰的解决方案
- 晶振到芯片的距离为何越近越好?
- 如何选择高品质晶振生产厂家?
- 晶振振荡电路中负性阻抗到底是什么?
- 你对晶振的激励功率了解有多少?
- 晶振的激励功率怎么设定
- 有源晶振的输出波形分类和应用介绍
- 晶振输出波形和电路形式介绍
- 有源晶振电路设计:如何降低噪音
- 振荡电路的工作原理介绍