一般情况下,晶振起振变慢主要是受到作用于无源晶振的激励功率变弱之影响。激励功率的大小是由时钟芯片所决定,为无源晶振提供必要的起振条件。激励功率的影响主要来自晶振外接电容过大或电路板杂散电容过多,尤其是负载较小的晶振受影响更大。
当发现晶振起振变慢,建议对晶振周边杂散电容进行屏蔽。尝试在检测晶振实际输出频率精度能够满足时钟芯片所需频率精度条件下,适当减小外接电容值。
晶振本身阻抗或DLD2超差,也可能造成晶振起振变慢。建议使用品质更好的同等参数晶振通过交换实验进行验证。
另外,若以上尝试失败,建议采用有源晶振。