一个主要因素是晶振与芯片之间引线过长。由于起振电路中寄生电容大幅度增加,导致晶振电路更容易受到信号干扰。当晶振在频率范围的临界点(即边缘值)振荡时,芯片可能无法捕捉到晶振信号,导致系统工作异常。同理,有时当我们用手或用示波器探针接触晶振引脚时,手本身作为一个电容器,会瞬间改变晶振引脚电容量,造成晶振“起振”或“停振”。
为了解决这些问题,晶诺威科技建议如下:
1、请根据芯片手册或晶振厂家建议选择正确的晶振负载电容(CL)。
1、尽量缩短晶振电路,以减少杂散电容及电磁信号对时钟信号的干扰程度。
2、调整外接电容。建议上电实测晶振输出频率,确定晶振是否处于靠近中心频率工作。若没有,请尝试微调外接电容值的大小。其规律是:外接电容值增大,晶振频率下降;外接电容值减小,晶振频率上升。
3、针对晶振单体进行测试,确认关键电气参数是否正常,如电阻、频差、温度频差、DLD2、SPDB等。如果出现不达标问题,请更换合格晶振以确保振荡电路的稳定性。
4、进行晶振与起振电路的匹配验证,检测电路是否满足晶振起振条件。