• 关于多层PCB设计中晶振接地(GND)问题
    2024-01-17
    关于多层PCB设计中晶振接地(GND)问题,晶诺威科技解释如下: 在多层PCB设计中,合理的层叠设计有助于减小电磁干扰和信号干扰。通常,将信号层与地平面和电源平面隔开,有助于提高信号完整性和降低EMI。 地平面(Ground Plane) 指在电路设计中,用于连接和分布地(Ground)的导电区域。…
  • 关于抗电磁干扰(EMI)晶振的选择
    2023-12-25
    抗电磁干扰(EMI)晶振 晶诺威科技针对电磁干扰(EMI)问题,研发了具有抗干扰特性的晶振。该类晶振通过采用特殊的电路设计、材料选择及制造工艺,有效提高了自身的抗电磁干扰能力。其输出频率具备高精度和高稳定度,因此可以为IC提供精准和稳定的参考时钟。 针对RF射频类电子产品,如蓝牙、WiFi等短距离无…
  • 数字电路中信号异常及可能原因
    2023-12-13
    关于数字电路中信号异常及可能原因,晶诺威科技归纳如下: 1、幅值异常 波形不稳定,导致无法判定高低电平。 可能原因: 负载太大 走线过长 驱动太小 电平异常 2、过冲/回冲 方波过冲/回冲过高。超出正常电平10%。 可能原因: 驱动过高 存在反射 自激振荡 检查去耦 避免晶体振荡器输出波形失真的对策…
  • 如何调整晶体(无源晶振)幅度大小?
    2023-12-10
    关于晶体(无源晶振)幅度问题,晶诺威科技解释如下: 无源晶振的幅值一般是不可调高的,但可通过串联电阻调低。当在过EMC测试时,因为辐射过高问题,有时候我们会尝试串联电阻来降低这个幅值以改善辐射效果。 因为无源晶振的激励功率(激励功率)和内阻已经固定,因此其输出幅值无法调高。有时我们发现在降低外接电容…
  • HCMOS是什么波形?
    2023-11-30
    (Common output types) HCMOS是什么波形? 答:HCMOS是方波的一种,属于数字电路最常见应用波形之一。HCMOS(H:High,是“高”的意思)。HCMOS 指的是高速CMOS。英文解释:HCMOS stands for High speed CMOS. 晶诺威科技产HCM…
  • 有源晶振的波形是方波吗?
    2023-10-30
    有源晶振的波形是方波吗? 答:是的,有源晶振输出以方波(CMOS)为主。 关于有源晶振输出的波形类型,晶诺威科技解释如下: 有源晶振输出类型以方波(CMOS)为主,但也有少量类型为正弦波(SINE WAVE)。带温补功能的有源晶振有方波(CMOS)、正弦波(SINE WAVE)及削峰正弦波(CLIP…
  • 如何消除有源晶振副波干扰?
    2023-10-07
    如何消除有源晶振副波干扰?晶诺威科技解释如下: 1、 晶振外壳接地(通过接地引脚)设计,目的是防止晶振信号的向外辐射,同时屏蔽外来杂波干扰。 2、 晶振所在层铺地设计,目的是防止晶振信号干扰其它层。 3、 不要在电路板边缘设计安置晶振,以防止短路。 4、 若晶振位于电路板较边缘的位置,晶振与参考接地…
  • 关于晶振应用常见问题及实际案例分析
    2023-08-23
    关于晶振应用常见问题及实际案例,晶诺威科技总结并分析如下: 晶振型号选择不当 案例:某设计团队在开发一款高性能通信设备时,为节省成本,选择了无源晶振作为时钟源。然而,在测试过程中发现,设备的信号质量较差,通信性能无法达到预期。 解决方案:分析问题原因,发现由于无源晶振频率稳定性较差,导致通信性能不佳…
  • 晶振接地与不接地的区别是什么?
    2023-07-19
    晶振接地与不接地的区别是什么? 答:晶振不一定要接地,但是接地可以抗干扰(EMI)。 晶诺威科技解释如下: 对时钟信号不敏感的电路,可以选择两引线晶振。但是如果对晶振时钟电路的精度和稳定性有严格要求,请选择具有接地引线的三脚或四脚晶振,以免因晶振信号受干扰而造成设备运行故障。晶诺威生产的三脚晶振中间…
  • 24MHz无源晶振EMC辐射超标问题分析与建议
    2023-06-15
    (4引线无源晶振与2引线无源晶振包地图示) 晶诺威科技关于24MHz无源晶振EMC辐射超标问题,分析与建议如下: 问题描述 某款触屏控制电路板,由于其外置无源贴片晶振SMD3225-4P 24MHz晶振布线不合理,导致EMC辐射超标。 原因分析 EMC三要素是干扰源,被干扰对象和干扰路径。而晶振作为…
电话:0755-23068369